龙芯开源社区

 找回密码
 注册新用户(newuser)
查看: 794|回复: 9

搬回了bbs.lemote.com

[复制链接]
 楼主| 发表于 2020-7-10 10:51:05 | 显示全部楼层 |阅读模式
搬回了bbs.lemote.com的老域名。
* m( k7 [5 b+ {) f- p  [1 |( Z9 P7 t) @4 @$ g# c
现在本站由龙梦双路3A3000+7A服务器以及龙梦Fedora28系统强力驱动!8 w2 G! B  q& B" ]6 q) `
7 H2 d; C% A$ ~& f& J, N* m2 H
  1. [root@3B3000 ~]# cat /proc/cpuinfo0 m9 n' Z7 P2 N0 n) ]% C
  2. system type             : generic-loongson-machine
    , }( R  s) `) R' B# w- [7 ]* o
  3. machine                 : loongson,generic
    5 q% S7 p7 K) {1 s
  4. processor               : 0
    5 v2 A: ~2 o  _
  5. cpu model               : Loongson-3 V0.13  FPU V0.17 g; Z, H  R% w& a, v; _
  6. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz2 {3 X( v! g6 N" ?& o5 j. e8 @. k
  7. CPU MHz                 : 1450.00! O# w, ]& E; p) N/ Y+ ]
  8. BogoMIPS                : 2887.529 `- e  c# ]# E
  9. wait instruction        : yes
    2 p. x4 r3 z% ?# x
  10. microsecond timers      : yes
    # K3 M& U2 v/ q! o$ F& I
  11. tlb_entries             : 1088
    / @7 }2 N. k' W  d
  12. extra interrupt vector  : no
    $ C2 o' k; u& y  C
  13. hardware watchpoint     : yes, count: 0, address/irw mask: []
    # y& W5 D7 R2 h/ z6 A2 `6 }
  14. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r2
    6 C* N2 d# l& E! L2 A9 b: D
  15. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext2. s) e; H: [+ D0 J
  16. shadow register sets    : 1
    / K& P! \% ?( l1 i2 v
  17. kscratch registers      : 6* O% f) k$ V/ V
  18. package                 : 0
    ; \+ ?/ h# Z" T
  19. core                    : 0
    3 p* V( W* q9 s4 g' x# p, J9 m" l
  20. VCED exceptions         : not available% f2 p2 v; U* G7 Z( c8 W
  21. VCEI exceptions         : not available& X8 k( q' @% Z1 ~

  22. ; {: m5 F  ^, ?  T- V" W
  23. processor               : 1
    . [# v, }3 V6 ~1 C% D. P- M6 w1 _
  24. cpu model               : Loongson-3 V0.13  FPU V0.1. [: z) O+ I2 @2 _9 M
  25. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz
    ( M3 U4 x- F0 k7 e- t
  26. CPU MHz                 : 1450.00$ f* T" V  E' o! R" j4 ]) G
  27. BogoMIPS                : 2902.61$ |- R; `& w9 h  e
  28. wait instruction        : yes( |, z2 c" {. _0 f7 ^, k
  29. microsecond timers      : yes
    ( p7 m# p& q5 m, f% N$ c( t
  30. tlb_entries             : 1088) U6 R1 P2 a; J0 H' m: _" R" E
  31. extra interrupt vector  : no
    ) z2 }. x/ C" v% O' a  `
  32. hardware watchpoint     : yes, count: 0, address/irw mask: []
    + w7 W& }& \+ R
  33. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r22 F: Z5 O9 ^, Z
  34. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext29 g$ x7 h, K: z
  35. shadow register sets    : 1
    3 G, w! t5 R. {( z2 k: ]
  36. kscratch registers      : 6( c# ^" Q1 X1 m1 P  I7 k: {0 Z
  37. package                 : 0
    5 ^' K5 s% j, j6 m% [$ J0 O8 j
  38. core                    : 1
    ) \. x( G: ~' `3 g* o
  39. VCED exceptions         : not available
    ) c$ S- {7 s9 T6 Z# d, z
  40. VCEI exceptions         : not available
    . P: E. \" t2 i( R
  41. ) v7 t2 Q$ s8 n) R* J4 H( X9 M, \
  42. processor               : 2  q, E2 y& V! o
  43. cpu model               : Loongson-3 V0.13  FPU V0.1  v* e! R* I$ C& a3 ~7 G# x
  44. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz" R/ J& z2 ~- l, ]
  45. CPU MHz                 : 1450.00+ {: h" r: A" o, d8 P* e+ b
  46. BogoMIPS                : 2902.617 Z  ^: x( l' [: D/ W' p
  47. wait instruction        : yes; P" C" \' K+ D4 x( I
  48. microsecond timers      : yes
    ; k( v5 A2 L4 ]* N9 }
  49. tlb_entries             : 1088
    ! Q; P! H/ m# s# C6 Q; w* e  a
  50. extra interrupt vector  : no7 L* A( s! S. W
  51. hardware watchpoint     : yes, count: 0, address/irw mask: []* g/ ^' Y2 N$ f. h3 v
  52. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r2
    5 @2 Q; |& p- g. ?
  53. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext2( z& W" L1 k) h
  54. shadow register sets    : 1( R* |! \( H0 |' J% [
  55. kscratch registers      : 6
    # `0 o* Y  x0 ?6 a+ W; U8 c4 S
  56. package                 : 0; J  _; w  U& W7 l1 T" P) c7 v
  57. core                    : 2
    " N. f- e5 C* F. p7 ?& [& I
  58. VCED exceptions         : not available) B5 J1 ?) {: j0 W9 X: ^9 v
  59. VCEI exceptions         : not available
    & ?+ D/ X  J! Q

  60. 1 Y! \6 q6 W% ?3 z/ F
  61. processor               : 3; Y" U) d* i% u* a; j$ W
  62. cpu model               : Loongson-3 V0.13  FPU V0.1
    2 K0 q+ ]" X  {0 Q) u$ X2 G
  63. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz
    # v6 k' l% }7 \
  64. CPU MHz                 : 1450.00
    # o" f3 C. A) E6 @# O
  65. BogoMIPS                : 2902.61/ R3 h% e: v- z, f
  66. wait instruction        : yes3 C; y8 D2 c8 `# s. M7 g* U& h9 P) W
  67. microsecond timers      : yes7 X6 i1 {4 S3 Q- k7 j  U
  68. tlb_entries             : 10881 Q' \/ U4 f/ \/ K
  69. extra interrupt vector  : no
    " I9 S( I0 G5 a0 ], z2 O# ?
  70. hardware watchpoint     : yes, count: 0, address/irw mask: []) h8 h' d- C" ^
  71. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r27 [1 ?+ x+ }+ G" x
  72. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext2
    2 v# ^% c) p+ s  R, G
  73. shadow register sets    : 17 J1 ~! n+ [* D! i( V; A
  74. kscratch registers      : 6
    $ X; g* r3 }0 p
  75. package                 : 0
    2 z6 m5 t0 D5 n8 H7 U3 _+ L- P% F, X
  76. core                    : 3
    ) U2 |- N. u/ q/ X, V
  77. VCED exceptions         : not available$ c/ b0 e3 y7 U4 D, n# y
  78. VCEI exceptions         : not available. R5 b1 N4 g" s4 z! f. e  t: b# e

  79. 9 w: R/ R% n8 k' X7 Q  K. w4 W
  80. processor               : 4
    ) q% ]  _. v/ ]( G% W/ B: A9 [
  81. cpu model               : Loongson-3 V0.13  FPU V0.1
    . O# ~5 E  K, M& c9 a3 q5 ]6 s3 ]
  82. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz
    $ s' s5 |6 l8 q; E( p& B/ L
  83. CPU MHz                 : 1450.002 I# q7 ^, M1 I. Q
  84. BogoMIPS                : 2887.52) K) `% a8 c2 s' I& o/ E3 x; G
  85. wait instruction        : yes
    - ?# I$ m% v! Z& k8 z8 N
  86. microsecond timers      : yes6 |* }7 W3 t. i5 f/ T
  87. tlb_entries             : 1088
    , w' |( g( r' q6 M" w6 o
  88. extra interrupt vector  : no
    " g) S4 S& v# T: h) M5 L' w5 T
  89. hardware watchpoint     : yes, count: 0, address/irw mask: []) w# X) m1 P( W& U8 p/ M' _, t  |
  90. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r2$ K: C  g2 x: D4 v: P$ Q, q- y
  91. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext2  n5 [# f1 V$ U  @2 }- J2 c3 D
  92. shadow register sets    : 1
      J( _: F% z" h3 q# V. m1 G
  93. kscratch registers      : 6
    * T2 g8 u9 q$ B9 P9 k; C
  94. package                 : 1
    7 p2 D* \. V) f5 s' j
  95. core                    : 0, f7 t$ o. o, S7 b4 `. B9 ^
  96. VCED exceptions         : not available% y# v( A! P+ Y9 K+ W
  97. VCEI exceptions         : not available
    $ K0 U* u. b1 @/ I; e; [1 Y

  98. , c8 b, c- p4 U- p8 [; S4 l$ @! R
  99. processor               : 5
    - x  g/ ^$ S4 R+ ^3 w
  100. cpu model               : Loongson-3 V0.13  FPU V0.1
    , w& S4 P8 q# c
  101. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz
      `+ H0 w8 K* F5 V8 ~/ ?6 \6 ~1 H: z
  102. CPU MHz                 : 1450.00$ J( C# @# Z+ H& k, E
  103. BogoMIPS                : 2887.525 O$ F5 d9 X& y* G6 I; V
  104. wait instruction        : yes) E6 W. [9 {8 j$ {; f
  105. microsecond timers      : yes9 H; _6 I4 z5 S& D9 z9 J! q
  106. tlb_entries             : 1088
    6 T4 H" j- v8 ?1 z) b( [
  107. extra interrupt vector  : no
    . D! U4 e! s& A
  108. hardware watchpoint     : yes, count: 0, address/irw mask: []+ n" G9 B/ b9 y- ~; M& a/ O, G
  109. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r2
    2 ]" P$ h- G8 K( n
  110. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext2; o0 t4 p) C6 ^6 ]  Z2 }
  111. shadow register sets    : 1  Y: W. ]( T1 ]! {7 U
  112. kscratch registers      : 6$ c! F+ |" J3 j; ~. M4 E
  113. package                 : 17 c/ e  e  U/ U1 F, D
  114. core                    : 1
    / _/ i+ `! t) ]: C" w
  115. VCED exceptions         : not available9 X! }" }# p7 z6 i& z$ G; X" G
  116. VCEI exceptions         : not available1 c" v6 }  e; p0 Y* f

  117. % w* `1 Y5 G6 x) Y9 ]! K
  118. processor               : 6
    4 S3 S, k7 i# n+ C1 x2 c
  119. cpu model               : Loongson-3 V0.13  FPU V0.1& i, G8 d! {) q
  120. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz0 {" Z0 _6 @* ~2 \
  121. CPU MHz                 : 1450.00
    ' s5 v: c$ \& \% y, u
  122. BogoMIPS                : 2887.52
      p# b: {% ~# R' y' j; I
  123. wait instruction        : yes
    . S5 S: O9 M$ \- n1 H. j+ o
  124. microsecond timers      : yes
    0 m- f' m* S/ D2 S! d3 K
  125. tlb_entries             : 1088
    " |2 S7 {( M# x# c2 p
  126. extra interrupt vector  : no
    : S$ }/ @- |# w1 D& S! m
  127. hardware watchpoint     : yes, count: 0, address/irw mask: [], o+ Y. l* M' a/ a
  128. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r2
    $ p! C" V  ~( V" i; a: N9 d5 h
  129. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext2
    1 n4 ^6 F. f3 B$ n. T7 c9 k5 J& A
  130. shadow register sets    : 1  \" T# z1 A+ c+ Q
  131. kscratch registers      : 6  M# w  \5 }& m  A  K
  132. package                 : 1! p' ?7 e8 Q" x0 ~1 U
  133. core                    : 2, T  j) l3 \9 v$ U
  134. VCED exceptions         : not available$ W5 g: Z2 H* A! H
  135. VCEI exceptions         : not available
    8 f- Z: R( N  Q! P% M

  136. . E' P) A. N0 J' p, _) d' b
  137. processor               : 7
    3 S( M" n7 R( Z1 n- Q3 v
  138. cpu model               : Loongson-3 V0.13  FPU V0.1( C% f. h3 i9 }% d0 D
  139. model name              : Loongson-3A R3 (Loongson-3B3000) @ 1450MHz* m3 n" O7 }/ @* ~8 X+ L
  140. CPU MHz                 : 1450.002 ]: ]5 q* \. k# j( g. o+ m
  141. BogoMIPS                : 2887.523 j+ Q' U+ Z# Q% \/ x1 r
  142. wait instruction        : yes
    + R7 t+ ?/ r1 o, U9 }
  143. microsecond timers      : yes8 O9 F8 a+ u! c; B& \
  144. tlb_entries             : 1088
    + Z; M, l6 z7 o1 Q
  145. extra interrupt vector  : no: v- \/ q4 Z# y6 N, v. i
  146. hardware watchpoint     : yes, count: 0, address/irw mask: []
    2 J  w6 {) e4 u% k* h+ m
  147. isa                     : mips1 mips2 mips3 mips4 mips5 mips32r1 mips32r2 mips64r1 mips64r2: Q; P6 s! H9 ^
  148. ASEs implemented        : dsp dsp2 loongson-mmi loongson-cam loongson-ext loongson-ext2- u. g1 N) m- M0 ^" S
  149. shadow register sets    : 1
    1 H5 c/ ^+ X6 C) [4 j
  150. kscratch registers      : 60 }1 n/ H) q! `+ R5 @- u
  151. package                 : 1
    7 R( Y+ g4 q% k* y* L
  152. core                    : 3
    $ v  r1 X8 ]) s8 h
  153. VCED exceptions         : not available
    ; c* }/ M) Z9 T+ f, c/ g
  154. VCEI exceptions         : not available& s4 F$ u$ ~$ s) Z' `' F2 W0 ^. E
复制代码

/ N: n, E2 d. d: v% W/ W  I  \5 [( d& C- f9 S' X

/ X4 [  v8 ?! p0 S
4 R, d: b$ N9 W. j% Z
发表于 2020-7-10 11:01:48 | 显示全部楼层
发表于 2020-7-10 11:02:18 | 显示全部楼层
前来支持!
发表于 2020-7-10 11:07:30 | 显示全部楼层
* H  `! ]9 H; i5 D0 S
前来支持!
发表于 2020-7-10 11:07:59 | 显示全部楼层
顶!
发表于 2020-7-10 23:53:32 | 显示全部楼层
发表于 2020-7-11 18:40:29 | 显示全部楼层
前来支持
发表于 2020-7-20 10:10:53 | 显示全部楼层
来了!
发表于 2020-7-28 12:54:12 | 显示全部楼层
好棒好棒
发表于 2020-8-30 10:52:26 | 显示全部楼层
支持。

本版积分规则

Archiver|手机版|小黑屋|Lemote Inc.

GMT+8, 2020-12-6 09:57 , Processed in 0.165998 second(s), 17 queries .

Powered by Discuz! X3.4

Copyright © 2001-2020, Tencent Cloud.

快速回复 返回顶部 返回列表